11.jpg 12.jpg

SALDRAGON 1

产业设定、机械听觉、清洁能源电量的使用、小轿车智能电子

产品简介

XK星空体育 有限公司SALDRAGON 1(如下缩写英文 DR1)一系列配件变更注册XK星空体育 FPSoC家庭,搭配组合了硬核加工四核加工cpu设备和FPGA,用高带宽的配置传输线通过矛盾律的智能车联。多核 ARM/RISC-V 加工四核加工cpu设备与XK星空体育 FPGA可c语言编程思维模式相紧密联系于一种电源IC芯片中,给予了运用类ARM/RISC-V加工四核加工cpu的性能参数参数 与生态环境设备,还有满足XK星空体育 FPGA的方便性、低功能消耗、可存储 SoC平台网站。ARM/RISC-V CPU是加工四核加工cpu设备的中心,同样设备还包函on-chip RAM,运行内存界面和充沛的外设智能车联界面,定位功能比较复杂嵌到式设备、低功能消耗和性能参数参数电源IC芯片市场中。

产品选型表

显示6种产品
Device Processor Core Processor Extensions Maximum Frequency(MHz) Cache/TCM On-Chip RAM SDRAM Peripherals Peripherals w/built-in DMA PS-PL Interface Ports DMA Channels JPU NPU TIMER PS IO2 External Static Memory Support LUTs DFFs DistributeRAM eRAM-20K eRAM-Total DSP PLL TS ADC MIPI DPHY-RX MAX user IO
DR1M90MEG484 双核 ARM 处理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定时器, 系统级 Triple-timer 计数器, 看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 2 195
DR1M90GEG484 双核 ARM 处理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定时器, 系统级 Triple-timer 计数器, 看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 201
DR1V90MEG484 单核 RISC-V 处理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定时器,系统级 Triple-timer 计数器,看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 2 195
DR1V90GEG484 单核 RISC-V 处理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定时器,系统级 Triple-timer 计数器,看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 201
DR1V90GEG400 单核 RISC-V 处理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定时器,系统级 Triple-timer 计数器,看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 126
DR1M90GEG400 双核 ARM 处理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定时器, 系统级 Triple-timer 计数器, 看门狗定时器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 126
  • 产品特色
  • 应用场景
  • 资料下载

产品特色

  • 软、硬件可编程 FPSoC平台
    双核ARM Cortex-A35 64位处置器 单线程RISC-V 64位处置器
  • 高性能大容量可配置逻辑模块
    等效道理学机组:95K (LUT4 道理学影视资源 )
  • 支持DDR3和DDR4存储接口
    极大使用1333Mbps,位宽 x32
  • SEU检错和纠错
    支技单bit检错和纠正错误、支技双bit检错
  • 集成MIPI D-PHY
    使用高资源带宽视频播放键入

资料下载

点击反馈您的需求,助力我们打造更优质的FPGA产品!

订阅信息
a1_icon02.svg
download.jpg

订阅

的地方

我已仔细阅读并同意隐私声明

对不起,您尚未登录!

他们出具了EF2\EF3\EG4等型号电子元件的FamilyOverview表格,可免公司注册进入下載。

对不起,您的会员等级不足!

如需实施权限管理,请先扫码登录VIP进一步优化个人账户问题,再将中应供给及申请手机上号读取到有以下电子邮件,软件客服人数会不久操作。

对不起,您的权限不足!

请先登陆登录免费会员增加自身资料,如需退订管理权限请将具体化供需及登陆的输入手机号码运带到一下电子邮箱,人工服务的人员会快点整理。.我提供了了TD4.6.4,TD4.6.5,TD4.6.6作为EF2\EF3\EG4国产电源芯片细则规划设计,可可以直接进行下载;