基于XK星空体育 SF1开发板的SOC设计实验
西南交通大学-邸志雄

推出时段 2025-04-14

实验指导手册:基于XK星空体育 SF1规划设计板的FPGA进门

目录索引

1 XK星空体育 SF1 开发板和工具概述 .............................................................................1

1.1 SF1 开发板...................................................................................................................... 1

1.1.1 FPGA 逻辑推理......................................................................................................................11.1.2 RISC-V 治理 器...............................................................................................................2

1.2 开发管理用具 ........................................................................................................................ 3

1.2.1 TD 简述...........................................................................................................................3

2 使用 TD 完成 FPGA 逻辑思维的设计 ...............................................................................5

2.1 TD 适用操作流程................................................................................................................... 5

2.1.1 重新命名工程项目系统文件 ................................................................................................................5

2.2.2 加 RTL 文件名...............................................................................................................6

2.2.3 语言表达网络综合 ........................................................................................................................7

2.2.4 管脚制约 ........................................................................................................................8

2.2.5 自动生成 bit 文档..................................................................................................................9

2.2.6 使用 FD 进行 RISC-V 的编译程序和校准 ........................................................................10

2.2 使用 Modelsim 成功工作防真 .................................................................................... 23

2.2.1 实验设计概要 ......................................................................................................................23

2.2.2 进行实验道理 ......................................................................................................................23

2.2.3 搭建 TD 项目 ...............................................................................................................23

2.2.4 开 modelsim 改建工作文书.....................................................................................24

2.2.5 引入源文件下载并编译 ......................................................................................................25

2.2.6 模仿源文本 ..................................................................................................................27

2.2.7 编号覆盖面率逼真(选做) ..........................................................................................29

2.3 协同 Modelsim 进行时序仿真技术 .................................................................................... 34

2.3.1 實驗原因 ......................................................................................................................34

2.3.1 物理学仿真模型 ......................................................................................................................35

2.3.2 重设系统优化设置成 ..............................................................................................................35

2.3.3 综合 Modelsim 做出模拟............................................................................................39

3 FPGA 的常规 IP 核读取.........................................................................................43

3.1 锁相环 .......................................................................................................................... 43

3.1.1 实验设计设计原理 ......................................................................................................................43

3.1.2 新健市政工程 ......................................................................................................................43

I3.1.3 过程中中例化創建的 PLL IP..........................................................................................47

3.2 调用 SRAM 测试步骤之一 ................................................................................................. 49

3.2.1 Basic 标准配置 ....................................................................................................................49

3.2.2 Port A options 标准配置......................................................................................................49

3.2.3 Port B options 显卡配置 ......................................................................................................50

3.2.4 Other options 配备 ........................................................................................................50

3.5 跳转 FIFO 实验室方法.................................................................................................... 50

4 基于 SF1 开发板完成 RISC-V 外理器的开拓 ......................................................52

4.1 擦亮留水灯................................................................................................................... 52

4.1.1 体统设计 ......................................................................................................................52

4.1.2 实验性方法步骤 ......................................................................................................................53

4.2 选择串口成功完成数据信息进入和读取................................................................................... 63

4.2.1 调查概况 ......................................................................................................................63

4.2.2 模式设计构思 ......................................................................................................................63

4.2.3 市政工程制定 ......................................................................................................................64

4.2.4 编辑 C 代码是什么..................................................................................................................64

4.2.5 主频快速设置 ......................................................................................................................67

4.2.6 串口波特率软件设置 ..........................................................................................................67

4.3.5 烧录与报告单了解 ..........................................................................................................68

4.3 实现目标 CORDIC 算法流程图...................................................................................................... 69

4.3.1 實驗综述 ......................................................................................................................69

4.3.2 体系定制 ......................................................................................................................69

4.3.1 市政工程加入 ......................................................................................................................71

4.3.2 编纂 C 码..................................................................................................................71

4.3.3 烧录与报告单查阅 ..........................................................................................................73

4.4 移值 FreeRTOS ............................................................................................................ 75

4.4.1 测试简要 ......................................................................................................................75

4.4.2 设备设置 ......................................................................................................................76

4.4.3 TD 水利创立.................................................................................................................784.4.4 FD 工程项目组建.................................................................................................................84

4.4.5 编撰 C 代碼..................................................................................................................84

4.4.6 烧录与然而查验 ..........................................................................................................89

II5 基于 SF1 开发板完成 FPGA 逻辑关系与 MCU 分工协作开发设计.........................................90

5.1 在 FPGA 逻辑部分设计 CORDIC 算法的 IP 核 ........................................................ 90

5.2 实验设计设计原理 .........................................................................................................................90

5.2.1 软件系统模拟 ......................................................................................................................90

5.2.2 建筑项目建立起 ......................................................................................................................93

5.2.3 CORDIC IP 核规划.......................................................................................................965.2.4 FD 建设项目建立起...............................................................................................................102

6 XK星空体育 SF1 FPGA 制定规划板的图面边沿测量软件系统制定...........................................108

6.1 论述:Canny 百度算法..................................................................................................... 108

6.2 形式逻辑结构设计 .................................................................................................................... 108

6.2.1 Canny 边角查重汉明距离的具体化的基本原理.............................................................................1096.2.2 FPGA 端逻缉的规划与仿真模型.....................................................................................112

6.2.3 MCU 端源代码的设计制作 ..................................................................................................114

6.3 MCU 与 FPGA 协同管理达成体统定制........................................................................... 114

7 鉴于 SF1 的小棋牌投币游戏机设汁...................................................................................120

7.1 研究论述 .................................................................................................................... 120

7.2 實驗方法 .................................................................................................................... 120

7.2.1 软件系统开发的 ....................................................................................................................120

7.2.2 FPGA 侧硬件设施制作......................................................................................................121

7.2.3 MCU 侧手机软件设汁 ....................................................................................................130

7.2.4 MCU 与 FPGA 安全可靠..................................................................................................135

7.2.5 调查步驟 ....................................................................................................................141

7.2.5 FD 建筑项目树立...............................................................................................................150

7.2.6 核心模块图片模型制作波型 ....................................................................................................155

7.2.7 整体上基本功能软件测试 ............................................................................................................157

 这些仅文件,不构成例程原里图视频播放等内容如遇想要请结合学校筹划创业项目全权主要负责人:师妍

邮箱:yan.shi@nutdanske.com

微信:tracykikicucu

不低于文件夹如安全使用请标注作何解释和我













































































点击反馈您的需求,助力我们打造更优质的FPGA产品!

订阅信息
a1_icon02.svg
download.jpg

订阅

省份

我已仔细阅读并同意隐私声明